lscpu - 1
Architektura: x86_64
Tryb(y) pracy CPU: 32-bit, 64-bit
Rozmiary adresów: 48 bits physical, 48 bits virtual
Kolejność bajtów: Little Endian
CPU: 12
Lista aktywnych CPU: 0-11
ID producenta: AuthenticAMD
Nazwa modelu: AMD Ryzen 5 5600 6-Core Processor
Rodzina CPU: 25
Model: 33
Wątków na rdzeń: 2
Rdzeni na gniazdo: 6
Gniazd: 1
Wersja: 2
Zwiększenie częstotliwości: włączone
Skalowanie MHz CPU: 73%
CPU max MHz: 4682,6172
CPU min MHz: 2200,0000
BogoMIPS: 6989,92
Flagi: fpu vme de pse tsc msr pae mce cx8 apic sep mtrr pge mca cmov pat pse36 clflush mmx fxsr sse sse2 ht syscall nx mmxext fxsr_opt pdpe1gb rdtscp lm constant_tsc rep_good nopl xtopology nonstop_tsc cpuid extd_apicid aperfmperf rapl pni pclmulqdq monitor ssse3 fma cx16 sse4_1 sse4_2 x2apic movbe popcnt aes xsave avx f16c rdrand lahf_lm cmp_legacy svm extapic cr8_legacy abm sse4a misalignsse 3dnowprefetch osvw ibs skinit wdt tce topoext perfctr_core perfctr_nb bpext perfctr_llc mwaitx cpb cat_l3 cdp_l3 hw_pstate ssbd mba ibrs ibpb stibp vmmcall fsgsbase bmi1 avx2 smep bmi2 erms invpcid cqm rdt_a rdseed adx smap clflushopt clwb sha_ni xsaveopt xsavec xgetbv1 xsaves cqm_llc cqm_occup_llc cqm_mbm_total cqm_mbm_local clzero irperf xsaveerptr rdpru wbnoinvd arat npt lbrv svm_lock nrip_save tsc_scale vmcb_clean flushbyasid decodeassists pausefilter pfthreshold avic v_vmsave_vmload vgif v_spec_ctrl umip pku ospke vaes vpclmulqdq rdpid overflow_recov succor smca fsrm debug_swap
Wirtualizacja: AMD-V
Cache L1d: 192 KiB (6 instancji)
Cache L1i: 192 KiB (6 instancji)
Cache L2: 3 MiB (6 instancji)
Cache L3: 32 MiB (1 instancja)
Węzłów NUMA: 1
Procesory węzła NUMA 0: 0-11
Podatność Gather data sampling: Not affected
Podatność Itlb multihit: Not affected
Podatność L1tf: Not affected
Podatność Mds: Not affected
Podatność Meltdown: Not affected
Podatność Mmio stale data: Not affected
Podatność Reg file data sampling: Not affected
Podatność Retbleed: Not affected
Podatność Spec rstack overflow: Mitigation; Safe RET
Podatność Spec store bypass: Mitigation; Speculative Store Bypass disabled via prctl
Podatność Spectre v1: Mitigation; usercopy/swapgs barriers and __user pointer sanitization
Podatność Spectre v2: Mitigation; Retpolines; IBPB conditional; IBRS_FW; STIBP always-on; RSB filling; PBRSB-eIBRS Not affected; BHI Not affected
Podatność Srbds: Not affected
Podatność Tsx async abort: Not affected